feedback
Rate this webpage

Need
Support?


NB3N551: Clock / Data Fanout Buffer, 1:4, 3.3 V, with CMOS Outputs

Overview
Specifications
Datasheet: Clock / Data Fanout Buffer, 3.3 V 1:4, with CMOS Outputs
Rev. 4 (129.0kB)
»Показать данные по надёжности
»Показать химический состав
»Уведомление об обновлениях схем (4)
Product Overview
Описание продукта
The NB3N551 is a low skew 1-to 4 clock fanout buffer, designed for clock distribution in mind. The NB3N551 specifically guarantees low output-to-output skew. Optimal design, layout and processing minimize skew within a device and from device to device. The output enable (OE) pin three-states the outputs when low.
Отличительные черты   Benefits
     
  • Input/Output clock frequency up to 180 MHz
 
  • Multiply the low frequency output of inexpensive crystals to the full system frequency
  • Low Skew Ouptuts (50ps)
 
  • Minimize timing deviations and synchronization issues
  • Output Enable puts device in three-state mode
 
  • Creates a high impedance output with no logic low or logic high value
  • Operating Range: VDD = 3.0 V to 5.25V
 
  • Ensures operation in the majority of designs
  • Full Industrial Temperature Range 8-pin SOIC
 
  • Small package with robust thermal capability
  • Full RoHS certification
 
  • Meets all green international materials standards
Применения
  • Clock fan out in routers, switches and other networking applications
Технические информацие
Модели - Симуляция (1) Типы корпусов (2)
Спецификацие (1)  
Наличие и образцы
Продукт
Состояние
Compliance
Описание
Корпус
MSL*
Контейнер
Бюджетная цена единицы
Тип
Размеры
Тип
Кол.
NB3N551DG Active
Pb-free
Halide free
Clock / Data Fanout Buffer, 1:4, 3.3 V, with CMOS Outputs SOIC-8 751-07 1 Tube 98 Contact Sales Office
NB3N551DR2G Active
Pb-free
Halide free
Clock / Data Fanout Buffer, 1:4, 3.3 V, with CMOS Outputs SOIC-8 751-07 1 Tape and Reel 2500 Contact Sales Office
NB3N551MNR4G Active
Pb-free
Halide free
Clock / Data Fanout Buffer, 1:4, 3.3 V, with CMOS Outputs DFN-8 506AA 1 Tape and Reel 1000 Contact Sales Office
* Уровень чувствительности компонента к влажности
Market Leadtime (weeks) : 4 to 8
Arrow   (Sat Jul 11 08:04:58 MST 2015) : 2309
Avnet   (2015-07-09) : >1K
Digikey   (2015-07-09) : <1K
Mouser   (2015-07-09) : <1K
PandS   (2015-07-09) : <100
Market Leadtime (weeks) : 4 to 8
Arrow   (Sat Jul 11 08:05:01 MST 2015) : 7860
Digikey   (2015-07-09) : >1K
Mouser   (2015-07-09) : >1K
Market Leadtime (weeks) : 2 to 4
Arrow   (Sat Jul 11 08:05:01 MST 2015) : 3000
Digikey   (2015-07-09) : >1K
Mouser   (2015-07-09) : >1K
ON Semiconductor   (2015-07-08) : 6,000
Datasheet: Clock / Data Fanout Buffer, 3.3 V 1:4, with CMOS Outputs
Rev. 4 (129.0kB)
»Показать данные по надёжности
»Показать химический состав
»Уведомление об обновлениях схем (4)
Product Overview

Product Compliance Status Description Type Channels Input / Output Ratio Input Level Output Level VCC Typ (V) tJitterRMS Typ (ps) tskew(o-o) Max (ps) tpd Typ (ns) tR & tF Max (ps) fmaxClock Typ (MHz) fmaxData Typ (Mbps) Package Type
 Pb-free 
 Halide free 
 Active     Clock / Data Fanout Buffer, 1:4, 3.3 V, with CMOS Outputs   Buffer   1   1:4   CMOS   CMOS 
 3.3 
 5 
 2   160   3   1000   180     SOIC-8 
 Pb-free 
 Halide free 
 Active     Clock / Data Fanout Buffer, 1:4, 3.3 V, with CMOS Outputs   Buffer   1   1:4   CMOS   CMOS 
 3.3 
 5 
 2   160   3   1000   180     SOIC-8 
 Pb-free 
 Halide free 
 Active     Clock / Data Fanout Buffer, 1:4, 3.3 V, with CMOS Outputs   Buffer   1   1:4   CMOS   CMOS 
 3.3 
 5 
 2   160   3   1000   180     DFN-8 
Ранее просмотренные схемы
Очистить список

Новые микросхемы
 

NB3W800L  3.3 V, 100/133 MHz, Differential 1:8 Push-Pull Clock ZDB/Fanout Buffer for PCIe

  • Eight differential clock output Pairs @ 0.7 V
  • Meets DB800ZL performance requirements
  • Low−power NMOS push−pull HCSL compatible outputs